文章 ID: 000083194 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

为什么英特尔® Arria® 10 PCIe* 硬核 IP 在 LTSSM=调整合规状态期间收到修改的合规模式时,无法设置模式锁定位?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 面向 PCI Express* 的英特尔® Arria® 10 Cyclone® 10 硬核 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    根据 PCIe* 规格,当 PCIe* RootPort 或 EndPoint 处于 LTSSM 合规状态时,应设置数据接收到修改后的合规模式并锁定到模式中时传输的模式锁定位。

    由于英特尔® Arria® 10 PCIe* 硬 IP 中出现错误,因此绝不锁定修改后的合规模式。 英特尔® Arria® 10 PCIe* 硬 IP 要求数据模式4a_bc_b5_bc {K28.5,D10.2,K28.5,D21.5 } 作为以下序列之一:

    1. bc_4a_b5_bc {K28.5, D10.2, D21.5, K28.5 }

    2. bc_bc_4a_b5 {K28.5, K28.5, D10.2, D21.5 }

    3. b5_bc_bc_4a {D21.5, K28.5, K28.5, D10.2 }

    4. 4a_b5_bc_bc {D10.2,D21.5,K28.5,K28.5 }

    解决方法

    不存在这一问题的变通办法。用户应用程序应该能意识到这一限制,并注意这种情况。

    英特尔® Quartus® Prime 软件的未来版本中不会解决此问题。

    相关产品

    本文适用于 5 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA
    英特尔® Arria® 10 GX FPGA
    英特尔® Arria® 10 GT FPGA
    英特尔® Arria® 10 SX SoC FPGA
    英特尔® Cyclone® 10 GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。