文章 ID: 000082674 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

在 10G/25G 模式下使用面向以太网英特尔® FPGA IP的 E-tile 硬 IP 时,为什么在时序分析过程中o_clk_rec_div66和o_clk_pll_div66时钟速率报告不正确?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 25G 以太网英特尔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    由于英特尔® Quartus® Prime 软件专业版 18.0.1 及更早出现问题,以太网英特尔® FPGA IP模式下的 E-tile 硬 IP 输出时钟频率在 10G/25G 模式下,信号o_clk_rec_div66和o_clk_pll_div66在时序分析中报告不正确。o_clk_rec_div66正确频率为 156.25MHz,o_clk_pll_div66为 390.625MHz。

    解决方法

    没有关于此问题的变通办法。

    从 英特尔® Quartus® Prime Pro 软件版本 18.1 开始修复此问题。

    相关产品

    本文适用于 1 产品

    英特尔® Stratix® 10 TX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。