文章 ID: 000082097 内容类型: 故障排除 上次审核日期: 2018 年 06 月 11 日

为什么英特尔® Arria® 10 10GBASE-R 设计示例用户指南和模拟测试台文件显示不正确的 Tx/Rx SC FIFO 偏移地址?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 低延迟以太网 10G MAC 英特尔® FPGA IP
  • 1G 2.5G 5G 10G 多速率以太网 PHY 英特尔® FPGA IP
  • 10GBASE-R PHY 英特尔® FPGA IP
  • 1G 10GbE 和 10GBASE-KR PHY 英特尔® Arria® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 英特尔® Arria® 10 10GBASE-R 设计示例出现问题,RX SC FIFO 的寄存器地图偏移地址为 9400h,TX SC FIFO 为 9600h。

    但是,在“低延迟以太网 10G MAC 英特尔 Arria 10 FPGA IP 设计示例用户指南”(ug-20016) 中,RX SC FIFO 的偏移地址为 D400h,TX SC FIFO 为 D600h。

     

     

    解决方法

    10GBASE-R 设计示例的 TX SC FIFO 和 RX SC FIFO 的寄存器地图偏移地址将被修正以与 ug-20016 设计示例用户指南中的寄存器地图偏移地址相匹配。

    此问题将在 英特尔® Quartus® Prime 软件的未来版本中解决。

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。