文章 ID: 000081585 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

我是否可以将xgmii_rx_clk端口或xgmii_tx_clk端口连接到 10GBASE-R PHY IP 的rx_coreclkin端口?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

不能,您将xgmii_rx_clk端口或xgmii_tx_clk端口连接到 10GBASE-R PHY IP 的rx_coreclkin端口。

解决方法

如果您启用了 10GBASE-R PHY IP 的rx_coreclkin端口,则必须在 IP 外生成 156.25 MHz rx_coreclkin信号。

相关产品

本文适用于 8 产品

Stratix® V GX FPGA
Stratix® V GS FPGA
Stratix® V GT FPGA
Arria® V GT FPGA
Arria® V GX FPGA
Arria® V GZ FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。