文章 ID: 000081353 内容类型: 错误讯息 上次审核日期: 2021 年 08 月 29 日

针对 Stratix V 设备编译时显示的 UniPHY 外部内存接口的警告消息

环境

  • 英特尔® Quartus® II 订阅版
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    编译 Stratix V 设备的设计时,系统 可能会显示数条与 PLL 相关的警告消息,与 以下:

    Warning: PLL(s) placed in location FRACTIONALPLL_X0_Y1_N0 do not have a PLL clock to compensate specified - the Fitter will attempt to compensate all PLL Warning: PLL(s) placed in location FRACTIONALPLL_X0_Y1_N0 use multiple different clock network types - the PLL will compensate for output clocks Warning: PLL cross checking found inconsistent PLL clock settings: Warning: Node: mem_if|controller_phy_inst|memphy_top_inst|pll1~FRACTIONAL_PLL|mcntout was found missing 1 generated clock that corresponds to a base clock with a period of: 8.000 Warning: Clock: mem_if|ddr3_pll_write_clk was found on node: mem_if|controller_phy_inst|memphy_top_inst|pll3|outclk with settings that do not match the following PLL specifications: Warning: -multiply_by (expected: 21, found: 4264000) Warning: -divide_by (expected: 5, found: 1000000) Warning: -phase (expected: 0.00, found: 90.00)

    这些警告消息是可以预料之中的,并且可以忽略不计。

    解决方法

    对于此问题,没有解决方法。您可以安全忽略 错误消息。

    相关产品

    本文适用于 1 产品

    Stratix® V FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。