文章 ID: 000081319 内容类型: 产品信息和文件 上次审核日期: 2014 年 03 月 11 日

如何使用 Quartus® II 软件生成的 IBIS 文件模拟动态 OCT 双向信号?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    对于 Quartus® II 13.1 之前的软件版本,解决方案描述了仿真双向引脚的输入侧并实现动态芯片终端 (OCT) 的流程:

    www.intel.com/content/www/cn/zh/support/programmable/articles/000081259.html

    对于 Quartus® II 软件 v13.1 中的 V 系列FPGAs(Stratix® V、Arria® V 和 Cyclone® V),如果您将双向 I/O 与动态 OCT 一同使用,Quartus® II 软件生成的 IBIS 文件包含输出和输入终止的模型。4.2 及更高版本的 IBIS 型号支持此版本。

    动态 OCT 用于信号在输出操作期间使用系列片上终端,以及在输入操作过程中在片上并行终端时使用信号时使用。通常这是在外部内存接口 IP 中使用。

    Quartus® II 软件 v13.1 动态 OCT IBIS 模型的名称结尾为“g50c_r50c”。 例如:sstl15i_ctnio_g50c_r50c。

    在模拟工具中,IBIS 模型连接到一个缓冲区:

    • 当缓冲区分配为输出时,将使用系列终端 (r50c)
    • 当缓冲区被分配为输入时,将使用并行终端 (g50c)
    解决方法

    计划将此记录在 Quartus II 手册的未来版本中。

    相关产品

    本文适用于 15 产品

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Cyclone® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA
    Stratix® V E FPGA
    Cyclone® V SE SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。