文章 ID: 000081253 内容类型: 故障排除 上次审核日期: 2013 年 12 月 11 日

为什么在更改 40 Gbps 和 100 Gbps 以太网 MAC 和 PHY 英特尔® FPGA IP设计示例的目标设备时,会获得非法的引脚位置分配?

环境

  • 英特尔® Quartus® II 订阅版
  • 以太网
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    如果您更改 40 Gbps 和 100 Gbps 以太网 MAC 和 PHY 英特尔® FPGA IP设计示例的目标设备,您必须在系统提示时删除所有位置分配。但是,由于非法引脚分配,您仍会遇到拟合器错误。例如,错误消息如下:

    错误(171016):不能将节点放置“cfp_mod_lopwr”--非法位置分配PIN_AW37。

    出现此错误消息是因为设计示例限制被划分为两个 Quartus® II 设置文件 (.qsf) 文件。第一个 .qsf 文件是主项目 .qsf 文件(<变体>_example/example_design/<匹配>_top_sv/<match>_top_sv.qsf)。在此 .qsf 文件中,您将看到对第二个 .qsf 文件的参考(<变体>_example/example_design/通用/common_settings_sv.qsf),如下所示:

    源。。/common/common_settings_sv.qsf

    第二个 .qsf 包含了设计示例开发板特定的所有位置限制。

    解决方法

    删除文件 <变体>_example/example_design/通用/common_settings_sv.qsf 中的所有位置限制并重新编译您的设计。

    相关产品

    本文适用于 1 产品

    Stratix® V GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。