文章 ID: 000080994 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

错误 (114000):时间值 MHz 和时间单位非法

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 Quartus® II 软件版本 14.0 出现问题,在为 Stratix® V 设备编译 Seriallite III IP 时,您可能会看到上述 Fitter 错误。

    解决方法

    您可以从早期的 v13.1.4 Seriallite III IP 顶级 RTL 文件中提取以下参数,然后将其传输到 14.0 Seriallite III IP 版本。
                                                                           
    reference_clock_frequency =>"xxx.x MHz",
    pll_ref_freq =>"xxx.x MHz",
    data_rate =>"xxxxx.x Mbps"

    或者,您可以使用 RTL 的 13.1.4 Seriallite III IP 版本,并在 Quartus II 软件 v14.0 中编译此版本。

                                                                           
                                                                           
    此问题计划在 Quartus II 软件的未来版本中解决。

    相关产品

    本文适用于 1 产品

    Stratix® V GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。