文章 ID: 000080667 内容类型: 故障排除 上次审核日期: 2021 年 03 月 16 日

为什么英特尔® Stratix® 10 CIC 英特尔® FPGA IP Core for 英特尔® Quartus® Prime Pro Edition 软件版本 18.1 软件生成示例设计的输出在仿真中停留在 0?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • CIC 英特尔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime Pro Edition 软件版本 18.1 中的 英特尔® Stratix® 10 CIC 英特尔® FPGA IP存在问题,当 IP 配置为抽取器滤波器类型并且“启用可变速率变化因子”功能已打开时,您可能会在仿真中观察到此 IP 的输出卡在 0。

    解决方法

    要变通解决此问题,将test_data目录中的 cic_ii_0_example_design_tb_input.txt 中的原始数据输入更改为以下格式:

    数据 1,因子 1

    数据 2,因子 2

    ...

    例如:

    0,8

    16,8

    ...

    相关产品

    本文适用于 1 产品

    英特尔® Stratix® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。