文章 ID: 000080397 内容类型: 错误讯息 上次审核日期: 2017 年 04 月 28 日

错误(175005):找不到位置:OCT_CAL_BLOCK_ID[n](1 个位置受到影响)

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在英特尔® Quartus® Prime 软件中,在编译针对 10 台设备Arria®设计时,您可能会看到以下 fitter 错误消息

    Error (14566):由于与现有限制的冲突,Fitter 无法放置 1 个外围组件(1 针)。修复子主题中描述的错误,然后重新运行 Fitter。英特尔 FPGA知识数据库可能还包含有关如何解决此外设放置故障的信息的文章。查看错误,然后访问 https://www.altera.com/support/support-resources/knowledge-base/search.html 的 知识数据库,并搜索此特定的错误消息号。

    Error (175020):Fitter 不能将逻辑针放在受其受限的地区 (x, y) 到 (x, y),因为该区域没有适用于此类逻辑的有效位置。

    信息 (14596):有关故障组件的信息:

    信息(175028):引脚名称:<锁定名称>

    Error (16234):在 1 个考虑的位置中,无法找到任何合法位置。以下是无法使用每个位置的原因:

    错误(175005):找不到位置:OCT_CAL_BLOCK_ID[n](1 个位置受到影响)

    信息(175029):<锁定编号>

    信息(175015):I/O 衬垫<锁定名称>位置受限<Pin 编号>因为:用户位置限制(<Pin 编号>)

    信息 (14709):此引脚包含受限的 I/O 填充

    如果针脚位于 3V I/O 组中,可能会出现这种情况。3V I/O 内存条仅支持 OCT,不进行校准。

    有关哪些内存条是 3V I/O 以及哪些是 LVDS 的详细信息,请查阅 英特尔® Arria® 10 内核架构和通用 I/O 手册,第 5.4.1 节

    解决方法

    为了避免此错误,将引脚移到 LVDS 银行或在不进行校准的情况下使用 OCT。

    此问题从英特尔® Quartus® Prime 专业版/标准版软件版本 18.1 开始修复。

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。