文章 ID: 000080053 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么在低延迟以太网 10G MAC 设计示例上接收巨帧时会看到资金不足的错误?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于设计示例出现问题,使用超过 4100 字节长的数据包进行测试时,以下设计变体会出现不足错误:

    1) 10M/100M/1G/10 G 以太网设计示例
    2) 1G/10 G 以太网设计示例

    此错误是由 MAC 和流量控制器之间的外部 FIFO 缓冲区大小引起的。大小为 8 x 512 字节,过小,导致在帧传输过程中取消使用Avalon-ST 有效信号。

    影响
    ----------
    用户将观察数据包监视器报告的损坏的数据包和 CRC 错误。

    解决方法 要解决此问题,通过将 rtl/altera_eth_channel.sv 中的DC_FIFO_DEPTH &SC_FIFO_DEPTH 参数值从 512 更改为 2048,从而提高外部 FIFO 的深度,altera_eth_fifo_tx和altera_eth_fifo_rx实例。

    相关产品

    本文适用于 1 产品

    英特尔® 可编程设备

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。