文章 ID: 000079984 内容类型: 故障排除 上次审核日期: 2021 年 08 月 29 日

某些 I/O 引脚应为Cyclone V 硬核内存控制器操作而接地

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    这个问题会影响 DDR2、DDR3 和 LPDDR2 产品。

    Cyclone V 引脚输出文件识别一些通用的 I/O 引脚 使用硬核内存接口时应连接到接地 在 Cyclone V 设备上。如果您没有接上这些引脚,您的设计 可能体验到来自相邻 I/O 的增加交叉串扰,或减少 最大频率功能。

    解决方法

    对于此问题,没有解决方法。

    此问题将无法解决。

    相关产品

    本文适用于 1 产品

    Cyclone® V FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。