文章 ID: 000079728 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么我的 HPS qspi 时钟接口反转?

环境

    英特尔® Quartus® II 订阅版
    时钟
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

SoC 硬件库 (HWLIB) 配置和控制 SoC 四路串行外设接口 (SPI) 控制器。QSPI HWLIB 源,可在 /ip/altera/hps/altera_hps/hwlib/include/alt_qspi.h 文件中找到。

在 SOC EDS 15.0 及更早版本中,ALT_QSPI_CLK_POLARITY_LOW和ALT_QSPI_CLK_POLARITY_HIGH的极性定义及其各自在 alt_qspi.h 中的值是不正确的。

解决方法

要解决此问题,编辑 alt_qspi.h 并更换:
ALT_QSPI_CLK_POLARITY_LOW     = 0


ALT_QSPI_CLK_POLARITY_LOW     = 1



ALT_QSPI_CLK_POLARITY_HIGH    = 1


ALT_QSPI_CLK_POLARITY_ HIGH   = 0

此问题计划在 Altera SoC 嵌入式设计套件 的未来版本中修复。

 

相关产品

本文适用于 1 产品

英特尔® 可编程设备

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。