文章 ID: 000079714 内容类型: 故障排除 上次审核日期: 2012 年 09 月 11 日

Quartus® II 编译器无法满足以下Stratix® II GX 设计:收发器配置为绑定 x4(PCI Express (PIPE) x4、XAUI 和 Basic x4)和绑定 x8 (PCI Express (PIPE) x8) 配置,具体取决于通道放置。

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

Quartus® II 软件需要为以下绑定通道配置进行特定的通道放置,才能成功编译设计。

1) x4 绑定通道配置:

在 PCI Express (PIPE) x4 和 XAUI 模式下,发射器和接收器通道均是绑定的。在基本 x4 模式下,仅绑定发射器通道。

a) 对于 PCI Express (PIPE) x4 或 XAUI 实施,必须按如下方式将ALT2GXB逻辑通道连接到物理通道:

  • 逻辑通道 0 (tx_dataout[0]/rx_datain[0]) ->收发器模块中的物理通道 0
  • 逻辑通道 1 (tx_dataout[1]/rx_datain[1]) - >收发器模块中的物理通道 1
  • 逻辑通道 2 (tx_dataout[2]/rx_datain[2]) - 收发器模块中的>物理通道 2
  • 逻辑通道 3 (tx_dataout[3]/rx_datain[3]) - >收发器模块中的物理通道 3

b) 对于基本 x4 实现,您必须将ALT2GXB逻辑通道连接到物理通道,如下所示:

  • 逻辑通道 0 (tx_dataout[0]) - 收发器模块中的>物理通道 0
  • 逻辑通道 1 (tx_dataout[1]) - 收发器模块中的>物理通道 1
  • 逻辑通道 2 (tx_dataout[2]) - 收发器模块>物理通道 2
  • 逻辑通道 3 (tx_dataout[3]) - >收发器模块中的物理通道 3

当逻辑通道未连接到上述建议的物理通道时,Quartus® II 软件生成编译错误。

对于 x4 绑定配置,Altera 建议将收发器模块中的物理通道 0、1、2 和 3 分别连接到相应连接器的通道 0、1、2 和 3。

2) x8 绑定通道配置:

对于 PCI Express (PIPE) x8 实施,必须按如下方式将ALT2GXB逻辑通道连接到物理通道:

  • 逻辑通道 0 (tx_dataout[0]/rx_datain[0]) - >主收发器模块中的物理通道 0
  • 逻辑通道 1 (tx_dataout[1]/rx_datain[1]) - >主收发器模块中的物理通道 1
  • 逻辑通道 2 (tx_dataout[2]/rx_datain[2]) - >主收发器模块中的物理通道 2
  • 逻辑通道 3 (tx_dataout[3]/rx_datain[3]) - >主收发器模块中的物理通道 3
  • 逻辑通道 4 (tx_dataout[4]/rx_datain[4]) - >从收发器模块中的物理通道 0
  • 逻辑通道 5 (tx_dataout[5]/rx_datain[5]) - >从收发器模块中的物理通道 1
  • 逻辑通道 6 (tx_dataout[6]/rx_datain[6]) - >从收发器模块中的物理通道 2
  • 逻辑通道 7 (tx_dataout[7]/rx_datain[7]) - >从收发器模块中的物理通道 3

解决方法

当逻辑通道未连接到上述建议的物理通道时,Quartus® II 软件生成编译错误。

对于 PCI Express x8 链路,Altera 建议将收发器模块中的物理通道 0、1、2、3、4、5、6 和 7 分别连接到 PCI Express 边缘连接器通道 0、1、2、3、4、5、6 和 7。

有关所有其他 Stratix II GX 设备中的合法物理通道到 PCI Express x8 通道映射,请参阅 Stratix II GX 设备手册 第 2 卷“Stratix II GX 收发器架构概述”一章的“收发器时钟分布”部分。

相关产品

本文适用于 1 产品

Stratix® II GX FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。