文章 ID: 000079378 内容类型: 产品信息和文件 上次审核日期: 2021 年 08 月 28 日

延迟链数和可用相移规范与设备数据表中的 DLL 频率范围规格表有什么关系?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

对于设备数据表中 DLL 频率范围规格表中列出的每个"频率模式",设备 DLL 中可用某些"延迟链数"。按每个频率模式中可用的"延迟链数"划分 360 度将为该频率模式提供"可用相移"。

例如,Stratix® IV 设备中,当"频率模式"为零时,相应的"延迟链数"为 16。将 360 乘以 16,将基本的"可用相移"为 22.5 度。 关于您所针对设备的可用相移值,请参阅相应的设备手册。


相关产品

本文适用于 8 产品

HardCopy™ III ASIC Devices
HardCopy™ IV GX ASIC Devices
HardCopy™ IV E ASIC Devices
Stratix® IV E FPGA
Arria® II GZ FPGA
Stratix® IV GX FPGA
Stratix® IV GT FPGA
Stratix® III FPGAs

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。