文章 ID: 000079309 内容类型: 故障排除 上次审核日期: 2014 年 01 月 15 日

为什么我的 DDR3 控制器出现位错误?

环境

  • 英特尔® Quartus® II 订阅版
  • 带有 UniPHY 英特尔® FPGA IP 的 DDR3 SDRAM 控制器
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    如果 REFRESH 命令周期 tRFC 设置得太低,您可能会看到 DDR3 UniPHY 内存控制器出现位错误。

    解决方法

    内存控制器可能会在刷新周期完成之前执行读取或写入命令,从而导致数据损坏。确保将 Megawizard GUI 中的 tRFC 时序参数设置为在存储设备数据表中指定的正确值。

    相关产品

    本文适用于 19 产品

    Stratix® IV E FPGA
    Stratix® III FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA
    Arria® V GX FPGA
    Cyclone® V GT FPGA
    Arria® V GT FPGA
    Arria® V GZ FPGA
    Cyclone® V E FPGA
    Cyclone® V GX FPGA
    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® V SX SoC FPGA
    Stratix® IV GX FPGA
    Stratix® IV GT FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。