文章 ID: 000078958 内容类型: 产品信息和文件 上次审核日期: 2014 年 02 月 19 日

使用面向 PCI Express 的硬 IP 的软重置控制器时,如何为 npor 选择自己的重置引脚位置?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

要将您自己的 npor 重置引脚位置,首先,请检查 PCI Express® 硬 IP 实例化中 hip_hard_reset_hwtcl 参数是否设置为 0,以确保您使用的是软重置控制器:

.hip_hard_reset_hwtcl (0),

要将 npor 端口用作硬 IP 重置信号,请编辑以下文件,如下所示:

altpcie_sv_hip_128bit_atom.v - 用于 Stratix® V

altpcie_av_hip_128bit_atom.v - 用于 Arria® V 和 Cyclone® V

更改自:

.pinperstn(pin_perst)

自:

.pinperstn((USE_HARD_RESET == 0)?1'b1 : pin_perst)

现在,您可以为 npor 信号选择任何重置引脚位置。

解决方法

没有计划在未来版本中修复此问题。

相关产品

本文适用于 13 产品

Stratix® V GX FPGA
Arria® V GX FPGA
Cyclone® V GT FPGA
Stratix® V GS FPGA
Arria® V GT FPGA
Stratix® V GT FPGA
Arria® V GZ FPGA
Cyclone® V GX FPGA
Arria® V ST SoC FPGA
Arria® V SX SoC FPGA
Cyclone® V SE SoC FPGA
Cyclone® V ST SoC FPGA
Cyclone® V SX SoC FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。