文章 ID: 000078877 内容类型: 错误讯息 上次审核日期: 2021 年 08 月 28 日

警告:PLL |altlvds_rx:altlvds_rx_component pll 和 PLL altlvds_tx:altlvds_tx_component |pll 不匹配,导致 PLL 被合并

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

Quartus® II 软件在尝试合并 PLL 以实现ALTLVDS_RX兆功能和启用 DPA 的ALTLVDS_TX兆功能时可能会发出此警告,尽管时钟频率相同。这将影响Stratix® III 和 Stratix IV 设备。

例如:PLL 柱缩放分压器 (k) 的限制范围为 1、2 和 4。  没有启用 DPA 的 ALTLVDS 宏功能实例的最佳 VCO 频率是 ~600MHz,但是 600MHz 不能用于生成 200MHz DPA 频率,因为 3 不是一个有效的分压器值。 

在没有外部 PLL 选项的情况下使用 ALTLVDS 宏功能时,您对 Quartus II 软件中的 PLL 设置没有任何控制。 围绕此工作,您可以在外部 PLL 模式下使用 ALTLVDS 宏功能。  这允许您控制 PLL 值,并手动将 PLL 时钟输出分配到设计中的ALTLVDS_RX兆功能和 ALTLVDS_TX 兆功能实例,从而允许 PLL 共享。

有关在外部 PLL 模式下使用 ALTLVDS 宏功能的详细信息,请参阅 ALTLVDS 宏功能用户指南 (PDF).

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。