文章 ID: 000078237 内容类型: 故障排除 上次审核日期: 2017 年 09 月 19 日

我可以在 Arria® 10 和 Cyclone® 10 设备上将收发器 RX 引脚用作 HDMI 设计示例接收器接口 (接收器接口 )的 CDR REFCLK 吗?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    不能,您不能在 Arria® 10 和 Cyclone® 10 设备上将收发器 RX 引脚用作 HDMI™ 设计示例接收器接口 (Sink) 的 CDR REFCLK。

    HDMI TMDS_CLK频率取决于视频分辨率。低分辨率的TMDS_CLK频率低于最低 CDR REFCLK 频率 27MHz。HDMI 设计示例实现了级联 IOPLL 架构,以乘以低分辨率视频的TMDS_CLK。

    TMDS_CLK -> IOPLL -> CDR REFCLK

    RX 引脚作为 REFCLK 功能,只有在直接连接到 CDR REFCLK 时才能使用。如果您将 HDMI 设计示例 RX REFCLK 放置在 Rx Pin 上,您的设计将无法 英特尔® Quartus® Prime 软件 中。

    解决方法

    要解决此问题,您应该将 HDMI 设计示例TMDS_CLK放置在专用收发器 REFCLK 引脚上。

    相关产品

    本文适用于 2 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA
    英特尔® Cyclone® 10 GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。