文章 ID: 000078235 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

启用 OCT 共享时,我需要在我的 UniPHY 控制器中更新哪些文件?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在启用 OCT 共享的情况下创建 UniPHY 控制器时,您必须有一个 UniPHY 控制器指定为 OCT 主控制器,其他则定义为 OCT 从。

    如果您生成了 QDR II 或 RLDRAM II UniPHY 控制器,并启用了 OCT 从属,则必须修改引脚分配脚本,以使 fitter 能够正确解决 OCT 主内核中的 OCT 终止块名称。

    要修改 QDR II 或 RLDRAM II OCT 从子的引脚分配脚本,请按照以下步骤操作:

    1. 在文本编辑器中,打开内核引脚分配脚本文件,如下所示:

    . 对于通过 MegaWivirusd 插件管理器生成的系统:

    打开 >/内核名称>_pin_assignments.tcl 文件。(这是在外部内存接口手册版本 11.1,2011 年 11 月)中错误指定的。

    . 对于由 Qsys 或 SOPC Builder 生成的系统:

    打开 //_pin_assignments.tcl 文件。

    2. 搜索以下行:

    . 设置:master_corename"_MASTER_CORE_"

    3. 以从从属连接到的 UniPHY 主的实例名称替换 _MASTER_CORE_。即使变量的名称master_corename,也必须使用主实例名称。使用的名称与_all_pins.txt文件中的实例名称相同,该文件在主 _pin_assignments.tcl 脚本运行时自动生成。

    相关产品

    本文适用于 8 产品

    Stratix® V GT FPGA
    Stratix® V GX FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® III FPGA
    Stratix® IV GT FPGA
    Stratix® IV GX FPGA
    Stratix® IV E FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。