文章 ID: 000077972 内容类型: 故障排除 上次审核日期: 2014 年 02 月 16 日

Quartus® II 软件版本 13.0 SP1 dp1 中的 10GBASE-KR PHY IP 核是否有任何更新?

环境

  • 英特尔® Quartus® II 订阅版
  • 以太网
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在某些高错误条件下,10GBASE-KR PHY IP 核链路训练算法会选择过低的抽头后值。

    解决方法

    安装 Quartus® II 软件 13.0 SP1 dp1 补丁。重新生成 10GBASE-KR PHY IP 核并重新编译设计。

    此问题已在 英特尔® Quartus® II 软件版本 14.1 中修复

    相关产品

    本文适用于 4 产品

    Stratix® V FPGA
    Stratix® V GX FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。