文章 ID: 000077833 内容类型: 故障排除 上次审核日期: 2012 年 08 月 13 日

为什么在 SOPC Builder 中指定了 62.5MHz 的应用时钟时,PCI Express 内核时钟会被错误地设置为 125MHz?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

由于 SOPC® Builder 中的一个错误,PCI Express® 内核时钟输出始终设置为 125MHz。

这可能会导致 -7 和 -8 设备速度等级的计时故障。

解决方法

要解决此问题:

pcie_compiler_0_core.v 手动编辑文件并进行更改

altpcie_hip_pipen1b_inst.core_clk_divider = 2 到
altpcie_hip_pipen1b_inst.core_clk_divider = 4

此问题影响至高可达 V10.1 的所有 SOPC Builder 版本,包括 v10.1。

此问题已在 Quartus® II 版本 10.1SP1 中解决。建议客户升级到此版本的 Quartus® II 和重新生成。

相关产品

本文适用于 1 产品

Cyclone® IV GX FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。