文章 ID: 000077411 内容类型: 故障排除 上次审核日期: 2021 年 08 月 27 日

英特尔® Stratix® 10 E-Tile 原生 PHY IP 内核的初始适应工作水平是什么?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    英特尔® Stratix® 10 E-Tile 原生 PHY IP 内核有两种主接收器适配模式。最初的适应方法用于将 PMA 校准为已知的良好设置。有关其使用模型的更多信息,请参阅《E-Tile 收发器 PHY 用户指南》。

    初步适应工作可以通过 3 种不同的工作级别进行,这会影响完成所需的时间:

    1. Low Effort (00_effort)– 仅用于 NRZ 以太网 AN/LT 和 CPRI 协议并最快完成。

    2. 中等功耗 (05_effort)– 用于 PAM4 以太网 AN/LT 仅满足 IEEE 链接的 3s 连接时间。

    3. 全方位工作 (10_effort) – 提供最佳性能和稳定性的通用使用(NRZ 和 PAM4),用时最多,完成最推荐的校准模式。

    注册0x200,位 [1:0],可以设置为选择工作程度:

    [1:0] = 0 – 00_effort

    [1:0] = 1 – 05_effort

    [1:0] = 2 – 10_effort

    下面是使用初步适应功能、内部或串行环回、PRBS31 以及进行全负荷初始适应的寄存器写入示例:

    0x200[7:0]:8 小时2

    0x201[7:0]:8'h02

    0x202[7:0]:8'h01

    0x203[7:0]:8'h96

    以上嵌入的"2"可更改为 1(用于中等工作)或 0(用于低功耗)初步适应。

    相关产品

    本文适用于 3 产品

    英特尔® Stratix® 10 MX FPGA
    英特尔® Stratix® 10 TX FPGA
    英特尔® Stratix® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。