文章 ID: 000077380 内容类型: 错误讯息 上次审核日期: 2017 年 08 月 29 日

Error (15653):Fitter 无法找到适用于以下凌动的法律配置。更新任何过时的收发器 PHY IP 核,纠正任何非法引脚分配,然后重新编译设计。

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 收发器原生 PHY 英特尔® Arria® 10 Cyclone® 10 FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    当您在 Quartus® Prime Software16.1 和 17.0 中的Arria® 10 设备中实例化原生 Phy IP 的“tx_pma_div_clkout”端口时,您可能会在 英特尔® Quartus® Prime Fitter 中看到此错误消息。

    由于 Native Phy IP 出现问题,以下错误消息丢失。

    • Error (15744):设置必须与其中一个或多个条件相匹配:
    • 错误 (15744):(datarate_bps > 4999999999)或 (rser_clk_divtx_user_sel == DIVTX_USER_OFF)
    • Error (15744):但以下分配违反上述条件:

     

     

    解决方法

    要解决此问题,您可以提高数据速率 禁用“tx_pma_div_clkout”端口。

     

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。