文章 ID: 000077084 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

对于 Stratix V、Arria V 和 Cyclone V 设备的 LVDS 输入芯片终端 (OCT) IBIS 模型是否有问题?

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    是的,当使用 Quartus® II 软件为Stratix® V、Arria® V 和 Cyclone® V 设备生成初步 IBIS 模型时,启用差分 OCT 的差分输入模型将无法正常工作。这包括所有差分 I/O 标准,如 LVDS、mini-LVDS 和 RSDS。

    接收到的 LVDS 信号上有 DC 移位,这会影响信号交点的正负值,使得模型无法使用。

    解决方法

    不使用电阻器与接收器引脚之间的传输线,则可以将 100 ohm 电阻器直接放置在差分接收器的输入引脚上。 这将紧密复制差分 OCT 的功能。

    此问题计划在设备 IBIS 模型的最终版本中修复,该模型将在 Quartus II 软件的未来版本中可用。

    相关产品

    本文适用于 15 产品

    Cyclone® V SX SoC FPGA
    Cyclone® V GT FPGA
    Stratix® V GX FPGA
    Cyclone® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Arria® V GT FPGA
    Cyclone® V E FPGA
    Stratix® V E FPGA
    Cyclone® V SE SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。