文章 ID: 000076858 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

我应该在 Stratix II 和 Cyclone II 设备的 I/O 时序分析中使用什么负载电容?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

版本 4.1 之前发布的 Quartus® II 软件版本使用了用于时序分析的预定义非零负载电容(例如,用于 LVTTL 输出的 10 pF 负载)。这些预定义的电容值不包括可能的主板结构和接收器负载,因此,时序分析不如在 Quartus II 软件中指定的实际负载时更准确。

在 Quartus® II 软件版本 4.1 中,Stratix II 和 Cyclone II 设备使用新的时序模型,每个 I/O 标准的默认负载为 0 pF,但 PCI 和 PCI-X(10 pF)除外。输出引脚加载仅影响时钟到输出 (tCO)计时,而不是 I/O 性能。模拟主板延迟时间,您的设计包括主板结构和接收器负载。如果您不想模拟时序,Quartus® II 软件版本 4.1 提供以不同的 I/O 标准为不同的电容负载提供延迟加法器。输出加载可在 Quartus® II 软件中指定,使用"输出引脚加载"逻辑选项。

相关产品

本文适用于 1 产品

Stratix® II FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。