文章 ID: 000076497 内容类型: 故障排除 上次审核日期: 2017 年 01 月 18 日

为什么启用 1588 的 1588 支持 1G/2.5G/5G/10G 多速率以太网 PHY 的rx_latency_adj和tx_latency_adj状态信号在重置时不稳定?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 1G 2.5G 5G 10G 多速率以太网 PHY 英特尔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于知识产权 (IP) 行为,您可能认为观察 rx_latency_adj tx_latency_adj 值在一定数量的迭代之前正在发生变化,然后再将其满足到固定值。

    解决方法

    不需要变通办法。这是预期的行为。有效的延迟值是一定数量后的固定值(如果迭代)。重置后的延迟值会在统计计算时发生变化,因此在归结到固定值之前需要一定数量的迭代。

    相关产品

    本文适用于 10 产品

    Arria® V GX FPGA
    Arria® V SX SoC FPGA
    Arria® V GT FPGA
    Arria® V ST SoC FPGA
    Arria® V GZ FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA
    英特尔® Arria® 10 GT FPGA
    英特尔® Arria® 10 GX FPGA
    英特尔® Arria® 10 SX SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。