文章 ID: 000075095 内容类型: 故障排除 上次审核日期: 2013 年 03 月 25 日

Cyclone® IV 设备中 DCLK 配置内部振荡器的频率范围是什么?

环境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

Cyclone® IV 设备手册不包含内部振荡器的频率范围,这些振荡器在活动串行 (AS) 和主动并行 (AP) 配置模式下派生 DCLK 输出。

下表包含两个频率选项的范围:

振荡 器最低典型最大单位
40 MHz203040兆赫
20 MHz101520兆赫

 

 

解决方法

这些信息已包括在 Cyclone® IV 设备手册的最新版本中。

相关产品

本文适用于 2 产品

Cyclone® IV GX FPGA
Cyclone® IV E FPGA

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。