文章 ID: 000074857 内容类型: 故障排除 上次审核日期: 2019 年 10 月 14 日

闪存锁/解锁操作为何无法与英特尔® FPGA通用四路 SPI 控制器 II IP 配合使用?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    您可能会发现在英特尔® FPGA 四路 SPI 控制器 II 内核中使用“alt_qspi_controller2_lock”驱动程序 API 时锁/解锁闪存扇区。如果在执行锁/解锁指令之前未发出“写入启用”命令,则预计会出现此行为。

    这也会影响英特尔 FPGA串行闪存控制器 II 内核的驱动程序 API。

     

     

    解决方法

    要对闪存扇区执行成功的锁/解锁,请确保在使用alt_qspi_controller2_lockalt_epcq_controller2_lock驱动程序 API 之前发布 Write Enable 指令

    计划稍后英特尔® Quartus® Prime 软件版本中修复。

    相关产品

    本文适用于 8 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA
    Arria® V FPGA 和 SoC FPGA
    Stratix® V FPGA
    英特尔® Stratix® 10 FPGA 和 SoC FPGA
    Cyclone® IV FPGA
    Cyclone® V FPGA 和 SoC FPGA
    英特尔® Cyclone® 10 FPGA
    英特尔® MAX® 10 FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。