文章 ID: 000074369 内容类型: 产品信息和文件 上次审核日期: 2021 年 08 月 27 日

如何为 英特尔® Stratix® 10 个设备获取封装 RLC 参数值?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    可从面向英特尔® 设备的IBIS 模型下载的 stratix10 rlc.xls 文件中不包含 英特尔® Stratix® 10 设备的每个引脚的 RLC 参数值

    您首先需要根据目标设备生成 IBIS 模型,并在生成模型时启用 RLC 选项。

    解决方法

    您可以根据目标设备和引脚分配生成带有 英特尔 Quartus Prime® 版软件的 IBIS 模型文件,并按照这些步骤获得 RLC 值。

    转到 Settings--> EDA 工具设置-->主板级信号完整性分析-->格式:IBIS 并启用模型选择器和扩展模型选择器。

    然后在应用这些设置后重新编译设计。

    如以下示例所示,项目中使用的每个引脚的 RLC 值将包含在生成的 *.ibs 文件中。RLC 值列在右列中。


    [针脚] signal_name model_name R_pin L_pin C_pin
    |

    AA1 tx_datak (2)~pad 18_rtin_lv 1075.3 米 6.327nH 2.200pF
    AA2 tx_parallel_data (2)~pad 18_rtin_lv 976.1m 5.828nH 2.147pF
    AA4 tx_parallel_data (15)~pad 18_rtin_lv 831.8 米 4.855nH 1.948pF
    AA5 VCCIO3A 功率
    AA8 tx_parallel_data (20)~pad 18_rtin_lv 969.1 米 5.378nH 2.470pF
    AA9 tx_datak (1)~pad 18_rtin_lv 993.4 米 5.810nH 2.499pF
    AB1 tx_parallel_data (24)~pad 18_rtin_lv 1074.7 米 6.252nH 2.237pF

    相关产品

    本文适用于 1 产品

    英特尔® Stratix® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。