文章 ID: 000074116 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

为什么 RTL 模拟中的 ALTPLL 宏功能的相移分辨率与预期值不同?

环境

    英特尔® Quartus® II 订阅版
    模拟
    PLL
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

执行 ALTPLL 宏功能的 RTL 模拟时,通过在 ALTPLL MegaWi® 插件管理器中打开 Select PLL 类型自动 选项,将 PLL 类型设置为"AUTO"时,相移步骤分辨率可能与预期值不同。在这种情况下,模拟模型可能会选择比 ALTPLL 宏功能不同的 VCO 频率,并且相步骤不正确。

此问题不会使用 ALTPLL 宏功能影响门级模拟。

正确的相移步骤分辨率可以通过计算决定。请参阅:动态相位重新配置章节中的"锁相环 (ALTPLL) 宏功能用户指南(PDF)"。 根据本用户指南,插槽相移步骤是 PLL VCO 频率的 1/8。

解决方法 要解决此问题,在 ALTPLL MegaWiottd 插件管理器的 Inputs/Lock 页面上,使用 \'Advanced\' PLL 参数选项打开 创建输出文件

相关产品

本文适用于 16 产品

Cyclone® III FPGA
Cyclone® IV E FPGA
Cyclone® IV GX FPGA
Cyclone® II FPGA
Stratix® II GX FPGA
Stratix® II FPGA
Cyclone® FPGA
Stratix® III FPGA
Stratix® IV GX FPGA
Arria® II GZ FPGA
Arria® II GX FPGA
Stratix® IV GT FPGA
Stratix® FPGAs
Stratix® IV E FPGA
Stratix® GX FPGA
Arria® GX FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。