文章 ID: 000073871 内容类型: 错误讯息 上次审核日期: 2018 年 07 月 26 日

错误 (175006):时钟树和目标UFIND4H_UIB之间没有布线连接

环境

  • 英特尔® Quartus® Prime Pro Edition
  • 高带宽内存 (HBM2) 接口英特尔® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime 专业版软件版本 18.0 出现问题,该错误可在连接至同一内核时钟的具有顶部和底部 HBM2 接口的英特尔 Stratix® 10 MX 设计中看到。

    解决方法

    为每个 HBM2 接口使用一个单独的内核时钟。

    此问题计划在英特尔® Quartus® Prime Pro Edition 软件的未来发行版中修复。

    相关产品

    本文适用于 1 产品

    英特尔® Stratix® 10 MX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。