文章 ID: 000073821 内容类型: 错误讯息 上次审核日期: 2013 年 03 月 11 日

错误 (272006):端口addressstall_a在 ALTDPRAM 宏功能中连接 — 适用于设备家族的 MLAB 块Stratix V 的 ALTDPRAM 宏功能无法使用 wraddrstall 信号

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    Quartus® II 软件在编译针对 Stratix® V 设备的设计时可能会生成此错误。如果您的设计包含在 Quartus II 软件版本 12.0 SP1 和更早版本中由参数编辑器生成的内存宏功能,则可能会出现此问题。如果内存已 wr_addressstall 连接端口并使用 MLAB 资源实施,则会发生此错误。

    解决方法

    要解决此问题,可以将内存类型更改为 M20K,或禁 wr_addressstall 用参数编辑器中的端口。

    此问题从 Quartus® II 软件版本 14.0 开始修复,其中 wr_addressstall 端口可以与 Stratix V MLAB 内存模块一起使用,但仅在 旧内存内容显示“读取期间写入”选项时才出现。

    相关产品

    本文适用于 4 产品

    Stratix® V E FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。