文章 ID: 000073810 内容类型: 故障排除 上次审核日期: 2021 年 08 月 28 日

EMIF 最大频率规格更新

环境

  • 英特尔® Quartus® II 订阅版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    关键问题

    说明

    此问题会影响 DDR2 和 DDR3 产品。

    Arria V GX/GT/SoC 或 Cyclone V 上的 DDR2 和 DDR3 接口 而且 SoC 设备可能会遇到实现时序收敛的问题 在一定的最大频率。

    解决方法

    此问题的变通办法是应用相应的解决方法 关于您的配置的解决方案,如下所述。(说明 性能仅适用于组件拓扑;DDR2 DIMM 配置 不受影响,DDR3 DIMM 配置不受支持。)

    DDR2 SDRAM EMIF 最大频率规格 更新Arria V GX/GT/SoC 或 Cyclone V 和 SoC 设备

    • 对于Arria VGX,-C5 速度等级设备 使用 2 个芯片选择与 DDR2 SDRAM 组件连接 350 MHz 的硬内存控制器: 将 400 MHz DDR2 SDRAM 组件升级到 533 MHz DDR2 SDRAM 组件 要达到 333 MHz 的接口频率。
    • 对于Arria VGX,-C5 速度等级设备接口 使用硬核内存选择具有 1 个芯片的 DDR2 SDRAM 组件 控制器速度为 400 MHz: 将 400 MHz DDR2 SDRAM 组件升级到 533 MHz DDR2 SDRAM 组件 以达到指定的最大频率。 * 如果您在版本中的此配置遇到时序故障 13.0 SP1 DP5,提交服务请求以Altera。此规范 版本 13.1 支持。
    • 对于Arria V GX/GT,-I5速度等级设备接口 使用硬核内存选择具有 1 个芯片的 DDR2 SDRAM 组件 控制器速度为 400 MHz: 将 400 MHz DDR2 SDRAM 组件升级到 533 MHz DDR2 SDRAM 组件 以达到指定的最大频率。 * 如果您在版本中的此配置遇到时序故障 13.0 SP1 DP5,提交服务请求以Altera。此规范 版本 13.1 支持。

    DDR3/DDR3L SDRAM EMIF 最大频率规格 更新Arria V GX/GT/SoC 或 Cyclone V 和 SoC 设备

    • 对于Cyclone V SoC (SE/SX)-A7速度 级设备与 DDR3 或 DDR3L SDRAM 组件连接,带 1 个芯片选择,使用 400 MHz 的 HPS 硬核内存控制器: 将 533 MHz DDR3 SDRAM 组件升级为 667 MHz DDR3 SDRAM 组件 以达到指定的最大频率。 * 如果您在版本中的此配置遇到时序故障 13.0 SP1 DP5,提交服务请求以Altera。此规范 版本 13.1 支持。
    • 对于Cyclone V GX/E,-C6速度等级设备接口 带有 DDR3 或 DDR3L SDRAM 组件,使用 2 个芯片选择 400 MHz 的硬内存控制器: 将 533 MHz DDR3 SDRAM 组件升级为 667 MHz DDR3 SDRAM 组件 以达到指定的最大频率。
    • 适用于 Cyclone V SoC (SE/SX/ST)、-I7 速度等级 设备与 DDR3 或 DDR3L SDRAM 组件连接,带 1 芯片选择使用 HPS 硬内存控制器在 400 MHz: 将 533 MHz DDR3 SDRAM 组件升级为 667 MHz DDR3 SDRAM 组件 以达到指定的最大频率。
    • 对于Arria V GX/GT,-I3速度等级设备接口 带有 DDR3 或 DDR3L SDRAM 组件,使用硬核选择 1 个芯片 内存控制器,533 MHz: 将 533 MHz DDR3 SDRAM 组件升级为 667 MHz DDR3 SDRAM 组件 以达到指定的最大频率。
    • 对于Arria VGX,-C4 速度等级设备接口 带有 DDR3 或 DDR3L SDRAM 组件,使用硬核选择 1 个芯片 内存控制器,533 MHz: 将 533 MHz DDR3 SDRAM 组件升级为 667 MHz DDR3 SDRAM 组件 以达到指定的最大频率。
    • 对于Arria V GX,C5速度等级设备接口 带有 DDR3 或 DDR3L SDRAM 组件,使用两个组件选择 1 个芯片 533 MHz 软内存或硬核内存控制器: 将 533 MHz DDR3 SDRAM 组件升级为 667 MHz DDR3 SDRAM 组件 要达到指定的最大频率并避免运行内存 接口为 425-449 MHz。
    • 对于Arria V GX/GT,I5 速度等级设备接口 带有 DDR3 或 DDR3L SDRAM 组件,使用两个组件选择 1 个芯片 533 MHz 软内存或硬核内存控制器: 将 533 MHz DDR3 SDRAM 组件升级为 667 MHz DDR3 SDRAM 组件 要达到指定的最大频率并避免运行内存 接口为 420-449 MHz。

    此问题将无法解决。

    最大频率规范的解决方案一直是 更新于外部内存接口规范估算器。

    相关产品

    本文适用于 2 产品

    Arria® V FPGA 和 SoC FPGA
    Cyclone® V FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。