片上调试资源中心
由于 FPGA 的性能、规模和复杂性正在不断增加,验证流程已成为 FPGA 设计周期中的关键部分。为了降低验证过程的复杂性,英特尔® FPGA 提供了一系列片上调试工具。这些片上调试工具支持实时捕捉设计中的内部节点,以帮助您快速验证设计,无需使用外部设备。
有关片上调试工具组合和 Chip Planner 的简要概述,请参阅验证和板级产品页面上的“SignalTap* II Embedded Logic Analyzer”部分。
要搜索已知的片上调试问题和技术支持解决方案,请使用英特尔® FPGA 知识数据库。您还可以访问英特尔社区,联系其他英特尔® FPGA 用户并讨论技术问题。
如需进一步技术支持,请使用 mySupport 创建、查看和更新服务请求。
片上调试资源
表 1 提供了有关片上调试工具的可用文档链接。
表 1.片上调试参考文档
资源 |
说明 |
---|---|
英特尔® Quartus® Prime 软件开发软件手册的这一章节介绍了 SignalProbe 功能。此功能可在不影响设计的情况下将内部信号快速路由到 I/O 引脚,从而提高设计验证效率。 |
|
英特尔® Quartus® Prime 软件开发软件手册的这一章节介绍了使用 SignalTap II 嵌入式逻辑分析器的验证流程。SignalTap II Embedded Logic Analyzer 在设计全速运行时探测设计中的内部信号,从而对 FPGA 设计进行调试。 |
|
英特尔® Quartus® Prime 软件开发软件手册的这一章节提供了有关逻辑分析器接口特性的信息。此功能将大量内部设备信号连接到少量输出引脚进行调试,您还能够利用外部逻辑分析器的高级功能。 |
|
《英特尔® Quartus® Prime 软件开发软件手册》的这一章节介绍了系统内内存内容编辑器。此功能通过 JTAG 接口提供对在系统 FPGA 内存和常量的读写访问。 |
|
英特尔® Quartus® Prime 软件开发软件手册的这一章节介绍了系统内源代码和探测功能。此功能设置自定义寄存器链,用于对设计中的任何逻辑节点进行驱动或采样,提供了一种简单的输入简单虚拟激励和捕获仪表化节点当前值的方法。 |
|
英特尔® Quartus® Prime 软件手册中的这一章节介绍了如何使用英特尔® Quartus® Prime 软件 v10.0 中引入的全新收发器工具套件来验证系统中基于英特尔® FPGA收发器的设备的高速链路。英特尔® FPGA 还为本章提供了设计示例,帮助您开始使用收发器工具套件。 |
|
此参考手册介绍了 Virtual JTAG 宏功能(也称为 sld_virtual_jtag 宏功能)。借助 sld_virtual_jtag 宏功能,可以轻松地将 JTAG 端口用作简单通信接口,使您能够开发自定义调试解决方案。 |
|
AN 323:使用 SOPC Builder 系统中的 SignalTap II 嵌入式逻辑分析器 (PDF) |
此应用说明介绍了如何使用 SignalTap II Logic Analyzer 监控由 SOPC Builder 生成的系统模块内的信号。 AN 323 设计文件:在 SOPC Builder 系统中使用 SignalTap II 嵌入式逻辑分析器。 |
此应用说明介绍了如何在 SignalTap II 逻辑分析器中使用 Nios II 插件,并介绍了此插件的功能、配置选项和使用模式。 |
|
Nios® II软件开发人员手册 | Nios® II软件开发人员手册修订历史记录。 |
表 2 提供了有关片上调试工具的可用培训和演示链接。
表 2.片上调试培训和演示
资源 |
说明 |
---|---|
SignalTap II Embedded Logic Analyzer |
此在线培训课程提供了有关如何使用 SignalTap II Logic Analyzer 的深度演练。 |
通过此在线培训课程,了解如何使用收发器工具包(在英特尔® Quartus® Prime 软件 v10.0 中引入)验证主板上的高速收发器链路。 这是 40 分钟的在线课程。 |
|
此培训介绍了如何使用 Virtual JTAG 宏功能。 |
|
了解英特尔® Quartus® Prime 软件的高级功能(包括使用片上调试工具),帮助您验证设计。 |