此设计示例仅包含与支持内存管理单元 (MMU) 的兼容操作系统一起使用的硬件设计。硬件部分由启用 MMU 的 Nios® II/f 内核组成,复位向量指向闪存和异常向量指向 DDR3 存储器。
您可以使用此设计作为起点来构建您自己启用 MMU 的 Nios® II 处理器系统。此设计支持以下英特尔® FPGA 开发套件:
硬件设计规格
- 带有 JTAG 调试模块的 Nios® II/f 内核
- DDR3 SDRAM控制器
- 通用闪存接口 (CFI) 闪存接口
- 三倍速以太网媒体访问控制 (MAC)
- JTAG UART
- 系统计时器
- 高分辨率计时器
- 性能控制器
- LED 并行 I/O (PIO)
- 按钮 PIO
- 系统 ID 外设
- TX/RX SGDMA
- 片上内存
使用此设计示例
该设计的使用受英特尔® 设计示例许可协议中条款和条件的管理和约束。
在下方下载适合您的套件的 zip 文件。
Stratix® IV:
- 4SGX230 Nios® II MMU zip 文件 (14.1) ›
- 4SGX230 Nios® II MMU zip 文件 (14.0) ›
- 4SGX230 Nios® II MMU zip 文件 (13.1) ›
Cyclone® III:
注意: Cyclone® III 设备系列在 ACDS 14.0 及更高版本中不受支持。