文章 ID: 000099335 内容类型: 故障排除 上次审核日期: 2024 年 07 月 18 日

为什么在自定义模式下使用系统 PLL,时面向 Agilex™ 5 E 系列设备(A 组)的 GTS 以太网FPGA硬 IP 仿真在 Quartus® Prime Pro Edition 软件版本 24.2 时失败?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 Quartus® Prime 专业版软件 24.2 版本存在问题,在以下条件下使用系统 PLL,Agilex™ 5 E 系列设备(A 组)的 GTS 以太网FPGA硬 IP 仿真失败。

    • 在自定义模式下使用系统 PLL
    • GTS 以太网FPGA硬核 IP 的参考时钟频率为 322.265625 MHz
    • GTS 以太网FPGA硬核 IP 的输出时钟频率配置为 937.5 MHz

    解决方法

    目前没有变通办法。

    该问题计划在 Quartus® Prime Pro Edition 软件的未来版本中修复。

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。