由于 Quartus® Prime Pro Edition 软件 24.1 版本存在一个问题,如果您的设计使用 RTL 来推理定点张量模块,则在面向 Agilex™ 5 设备时,您可能会看到不正确的结果。当推断的 DSP 模块的位 result_h[0] 和 result_l[37] 可能卡在硬件高处时,就会出现问题。RTL 模拟中不会出现此问题。
从 Quartus® Prime Pro Edition 软件版本 24.2 开始,该问题已修复
由于 Quartus® Prime Pro Edition 软件 24.1 版本存在一个问题,如果您的设计使用 RTL 来推理定点张量模块,则在面向 Agilex™ 5 设备时,您可能会看到不正确的结果。当推断的 DSP 模块的位 result_h[0] 和 result_l[37] 可能卡在硬件高处时,就会出现问题。RTL 模拟中不会出现此问题。
从 Quartus® Prime Pro Edition 软件版本 24.2 开始,该问题已修复
1
在此网站发表的所有帖子以及对网站内容的使用均受 Intel.com 使用条款的约束。
本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。