文章 ID: 000099105 内容类型: 错误讯息 上次审核日期: 2024 年 11 月 15 日

为什么“覆盖 MPU 时钟”无法在硬核处理器系统 Agilex™ 5 FPGA IP 中工作?

环境

    英特尔® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

硬核处理器 Agilex™ 5 FPGA IP 在选择“覆盖 MPU 时钟”时报告以下错误。

错误:被零除

执行时

“expr ($Fref / $count)”

(过程“pll_compute_clock_counter”第 5 行)

从内部调用

“pll_compute_clock_counter $mpu_ref $mpu_freq dsu_ctr”

(过程“clkmgr::calculate_clk_mgr_values”(第 151 行)

从内部调用

“clkmgr::calculate_clk_mgr_values”

(程序“验证”第 9 行)

从内部调用

“验证”

出现此问题的原因是有效时钟配置的计算不正确。

解决方法

Quartus® Prime Pro Edition 软件 24.2 及更高版本中添加了警告和错误,以报告不支持的时钟配置,并包含有关正确配置的建议。

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。