文章 ID: 000098407 内容类型: 故障排除 上次审核日期: 2024 年 11 月 12 日

为何要在 F-Tile PMA/FEC 直连 PHY FPGA IP 或 F-Tile PMA/FEC 直连多速率 FPGA IP 变体的“rx_clkout”引脚上测量高抖动?

环境

    英特尔® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

由于 Quartus® Prime Pro Edition 软件 23.4 版存在一个问题,当 CDR 设置为锁定至参考模式时,在 F-Tile PMA/FEC Direct PHY FPGA IP 或 F-Tile PMA/FEC Direct Multirate FPGA IP 核的rx_clkout引脚上测得的抖动高于预期。

解决方法

此问题没有解决方法。

该问题已在 Quartus® Prime Pro Edition 软件 24.2 版中修复。

相关产品

本文适用于 1 产品

英特尔® Agilex™ 7 FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。