文章 ID: 000098327 内容类型: 产品信息和文件 上次审核日期: 2024 年 05 月 31 日

使用 HPS 实例化时,Agilex™ 7 I/O Bank 2D 的引脚没有输出。

环境

    英特尔® Quartus® Prime Pro Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

当执行 HPS 首次启动流程且 I/O 组 2D 差分引脚没有输出时,可观察到这种情况。

这是因为 RAM 修复会发生两次,一次在 HPS 外设比特流中,另一次在 FPGA Core 比特流中。如果在 IOSSM 固件运行时应用了 RAM 修复,IOSSM 固件将崩溃或出现异常。

解决方法

要变通解决此问题,请升级到版本 23.3 英特尔® Quartus® Prime Pro Edition。

相关产品

本文适用于 1 产品

英特尔® Agilex™ 7 FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。