文章 ID: 000098230 内容类型: 故障排除 上次审核日期: 2024 年 04 月 23 日

为什么 F-Tile 三速以太网 FPGA IP 设计示例支持 RX 自适应?

环境

    英特尔® Quartus® Prime Pro Edition
    三速以太网英特尔® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

由于 Quartus® Prime Pro Edition 软件版本 23.4 存在一个问题,在 F-Tile 三速以太网FPGA IP 生成的设计示例中自动启用了 RX 自动自适应。

根据 AN 969:F-Tile PMA 调整指南,以下是 RX 自适应的指南:

“对于通常使用未加扰数据的较低数据速率应用程序,例如CPRI 6 Gbps和更低,DisplayPort小于8 Gbps,您可以禁用自适应。这是因为,对于这些未加扰的数据应用,DFE 可能难以收敛并因此引入错误,或者如果启用自动自适应,则可能导致性能下降。

解决方法

要变通解决此问题,请根据 F-Tile 架构和 PMA 和 FEC 直接 PHY IP 用户指南 中的“FGT PMA 设置”部分,修改生成的设计示例的 Quartus® 设置文件 (.qsf) 文件,以绕过 RX 自动自适应。

从 Quartus® Prime Pro Edition 软件 24.1 版开始,该问题已得到修复。

相关产品

本文适用于 1 产品

英特尔® Agilex™ 7 FPGA 和 SoC FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。