文章 ID: 000097610 内容类型: 错误讯息 上次审核日期: 2023 年 12 月 11 日

错误“英特尔 FPGA IP在设计中实例化,需要将DEVICE_INITIALIZATION_CLOCK选项设置为 OSC_CLK_1_25MHZ、OSC_CLK_1_100MHZ 或 OSC_CLK_1_125MHZ。QSF 文件中缺少此赋值“ ?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    从版本 23.4 开始,英特尔® Quartus® Prime 专业版软件将强制执行相应的检查。设计中包含收发器的项目需要约束器件的 OSC_CLK_1 引脚 所需的 QSF 分配。

    如未包含此必需的 .qsf 约束,将导致在 英特尔® Quartus® Prime 专业版软件编译的拟合阶段创建以下形式的错误。

    错误“英特尔 FPGA IP在设计中实例化,需要将DEVICE_INITIALIZATION_CLOCK选项设置为 OSC_CLK_1_25MHZ、OSC_CLK_1_100MHZ 或 OSC_CLK_1_125MHZ。QSF 文件中缺少此赋值。

    解决方法

    若要避免此错误,必须将以下格式的赋值添加到项目的 *.qsf 文件中:
    set_global_assignment名称DEVICE_INITIALIZATION_CLOCK <OSC_CLK_1_25MHZ、OSC_CLK_1_100MHZ或OSC_CLK_1_125MHZ>

    为此分配选择的频率必须与您为设备的OSC_CLK_1引脚提供的频率相匹配。

    例如,如果您在设备的 OSC_CLK_1 引脚上提供了一个 125MHz 时钟,则分配如下所示:
    set_global_assignment名称DEVICE_INITIALIZATION_CLOCK OSC_CLK_1_125MHZ

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ 7 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。