由于 Quartus® Prime 标准版软件 22.1 以下版本存在一个问题,将两用时钟输入引脚延迟添加到 Cyclone® 10 LP FPGA的 DPCLK 引脚时会显示错误。
计划在 Quartus® Prime Standard Edition 软件的未来版本中修复此问题。
由于 Quartus® Prime 标准版软件 22.1 以下版本存在一个问题,将两用时钟输入引脚延迟添加到 Cyclone® 10 LP FPGA的 DPCLK 引脚时会显示错误。
计划在 Quartus® Prime Standard Edition 软件的未来版本中修复此问题。
1
在此网站发表的所有帖子以及对网站内容的使用均受 Intel.com 使用条款的约束。
本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。