文章 ID: 000097417 内容类型: 错误讯息 上次审核日期: 2025 年 06 月 18 日

为什么 Quartus® Prime Standard Edition 软件版本 22.1 向下显示“错误 (165012):DQS 引脚 'dpclk' 具有双重用途时钟引脚延迟设置,但它被限制为位置 'PIN XX' 不支持此设置的引脚”?

环境

    英特尔® Quartus® Prime 标准版
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

由于 Quartus® Prime 标准版软件 22.1 以下版本存在一个问题,将两用时钟输入引脚延迟添加到 Cyclone® 10 LP FPGA的 DPCLK 引脚时会显示错误。

解决方法

计划在 Quartus® Prime Standard Edition 软件的未来版本中修复此问题。

相关产品

本文适用于 1 产品

英特尔® Cyclone® 10 LP FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。