文章 ID: 000097173 内容类型: 错误讯息 上次审核日期: 2023 年 10 月 30 日

警告 (16735):ddrx_ropt_ctrl.sv(1821) 处的 Verilog HDL 警告:端口的实际位长度 2 与正式位长度 8 不同

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    在 英特尔® Quartus® Prime Pro Edition 软件 23.3 版中编译包含内存子系统英特尔® FPGA IP的设计(使用 MBL 算法实例化内容可寻址内存英特尔® FPGA IP时,可能会看到此警告。

    解决方法

    忽略此警告是安全的。
    此问题计划在 英特尔® Quartus® Prime 专业版软件的未来版本中修复。

    相关产品

    本文适用于 1 产品

    英特尔® 可编程设备

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。