文章 ID: 000096810 内容类型: 错误讯息 上次审核日期: 2024 年 04 月 18 日

错误 (21961): 不支持“LVDS”I/O 输出缓冲区“*|gpio_0|core|i_loop[0].altera_gpio_bit_i|output_buffer.obuf_0”的输入端口 OE。

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于 Quartus® Prime Pro Edition 软件 23.2 及更早版本存在一个问题,您在 Arria® 10 设备中使用 GPIO FPGA IP 实施 LVDS 输出时,可能会看到此错误。拟合器错误地认为 LVDS 输出上正在使用输出支持。

    解决方法

    从 Quartus® Prime Pro Edition 软件版本 23.4 开始,该问题已修复。

    相关产品

    本文适用于 1 产品

    英特尔® Arria® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。