是的。存在一些不正确的端口名称、不正确的注释和一些丢失的端口。
(1) 在图 1 和表 2 中有以下端口:
- qspi_dataout(图1)、fqspi_dataout(表2)
- qspi_dclk
- qspi_scein
- avl_csr_addr
- avl_csr_rddata
- avl_csr_rddata_valid
- avl_mem_addr
- avl_mem_rddata_valid
- avl_mem_byteenble
但这些都是不正确的。正确的端口名称如下所示:
- qspi_pins_data
- qspi_pins_dclk
- qspi_pins_ncs
- avl_csr_address
- avl_csr_readdata
- avl_csr_readdatavalid
- avl_mem_address
- avl_mem_readdatavalid
- avl_mem_byteenable
(2) 表 2 中有管道接口的注释 3,其中写着“启用禁用专用活动串行接口参数时可用”。
但这是不正确的。正确的描述是“启用 Enable SPI pins 接口参数时可用”。
(3) 表2中存在以下缺失端口:
| 信号 | 宽度 | 方向 | 描述 |
| atom_ports_dclk | 1 | 输出 | 连接到 ASMI 块的 dclk |
| atom_ports_ncs | 1 ~ 3 | 输出 | 连接 ASMI 块的 sce |
| atom_ports_oe | 1 | 输出 | 连接到 ASMI 块的 OE |
| atom_ports_dataout | 4 | 输出 | atom_ports_dataout通过 ASMI 模块将数据输出到 AS 数据引脚。 对于 英特尔® Arria® 10、英特尔® Cyclone® 10 GX、Arria® V、Arria® V GZ、Cyclone® V 和 Stratix® V,atom_ports_dataout[0:3] 连接到 ASMI 块的 data0out、data1out、data2out、data3out。 对于 英特尔® Cyclone® 10 LP、Cyclone®IV GX、Cyclone®IV E、Stratix® IV、Arria® II、Arria® II GZ,atom_ports_dataout[0] 连接到 ASMI 块的 sdoin。 |
| atom_ports_dataoe | 4 | 输出 | 将atom_ports_dataoe[0:3] 连接到 ASMI 块的 data0oe、data1oe、data2oe、data3oe |
| atom_ports_datain | 4 | 输入 | atom_ports_datain通过 ASMI 模块接收来自 AS 数据引脚的数据。 对于 英特尔® Arria® 10、Cyclone®10 GX、Arria® V、Arria® V GZ、Cyclone® V 和 Stratix® V,atom_ports_datain[0:3] 连接到 ASMI 块的 data0in、data1in、data2in、data3in。 对于 英特尔® Cyclone® 10 LP、Cyclone® IV GX、Cyclone® IV E、Stratix® IV、Arria® II、Arria® II GZ,将 atom_ports_datain[1] 连接到 ASMI 块的 data0。 |
禁用专用活动串行接口参数后,这些端口可用。