文章 ID: 000095892 内容类型: 产品信息和文件 上次审核日期: 2023 年 10 月 10 日

《ASMI 并行 II 英特尔® FPGA IP用户指南》中是否有任何问题?

环境

    英特尔® Quartus® Prime 设计软件
BUILT IN - ARTICLE INTRO SECOND COMPONENT
说明

是的。存在一些不正确的端口名称、不正确的注释和一些丢失的端口。

(1) 在图 1 和表 2 中有以下端口:

  • qspi_dataout(图1)、fqspi_dataout(表2)
  • qspi_dclk
  • qspi_scein
  • avl_csr_addr
  • avl_csr_rddata
  • avl_csr_rddata_valid
  • avl_mem_addr
  • avl_mem_rddata_valid
  • avl_mem_byteenble

但这些都是不正确的。正确的端口名称如下所示:

  • qspi_pins_data
  • qspi_pins_dclk
  • qspi_pins_ncs
  • avl_csr_address
  • avl_csr_readdata
  • avl_csr_readdatavalid
  • avl_mem_address
  • avl_mem_readdatavalid
  • avl_mem_byteenable

(2) 表 2 中有管道接口的注释 3,其中写着“启用禁用专用活动串行接口参数时可用”。
但这是不正确的。正确的描述是“启用 Enable SPI pins 接口参数时可用”。

(3) 表2中存在以下缺失端口:

信号宽度方向描述
atom_ports_dclk1输出连接到 ASMI 块的 dclk
atom_ports_ncs 1 ~ 3输出连接 ASMI 块的 sce
atom_ports_oe1输出连接到 ASMI 块的 OE
atom_ports_dataout 4输出atom_ports_dataout通过 ASMI 模块将数据输出到 AS 数据引脚。

对于 英特尔® Arria® 10、英特尔® Cyclone® 10 GX、Arria® V、Arria® V GZ、Cyclone® V 和 Stratix® V,atom_ports_dataout[0:3] 连接到 ASMI 块的 data0out、data1out、data2out、data3out。

对于 英特尔® Cyclone® 10 LP、Cyclone®IV GX、Cyclone®IV E、Stratix® IV、Arria® II、Arria® II GZ,atom_ports_dataout[0] 连接到 ASMI 块的 sdoin。
atom_ports_dataoe4输出将atom_ports_dataoe[0:3] 连接到 ASMI 块的 data0oe、data1oe、data2oe、data3oe
atom_ports_datain4输入atom_ports_datain通过 ASMI 模块接收来自 AS 数据引脚的数据。

对于 英特尔® Arria® 10、Cyclone®10 GX、Arria® V、Arria® V GZ、Cyclone® V 和 Stratix® V,atom_ports_datain[0:3] 连接到 ASMI 块的 data0in、data1in、data2in、data3in。

对于 英特尔® Cyclone® 10 LP、Cyclone® IV GX、Cyclone® IV E、Stratix® IV、Arria® II、Arria® II GZ,将 atom_ports_datain[1] 连接到 ASMI 块的 data0。
解决方法

禁用专用活动串行接口参数后,这些端口可用。

相关产品

本文适用于 8 产品

Arria® V FPGA 和 SoC FPGA
英特尔® Arria® 10 FPGA 和 SoC FPGA
Cyclone® IV FPGA
Cyclone® V FPGA 和 SoC FPGA
英特尔® Cyclone® 10 FPGA
英特尔® MAX® 10 FPGA
Stratix® IV FPGA
Stratix® V FPGA

1

本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。