AXI 背压模式下写响应路径的低写入性能原因是当启用 AXI 背压时,无法实现理想的写入吞吐量数字。
在这种模式下,软逻辑读取响应 FIFO 便是实例化的,但是当前难以承受写入响应的突发,导致英特尔® Stratix®10 MX/NX FPGA有高带宽内存 (HBM2) IP 的背压。此背压功能在 HBMC 内部可导致写入命令通道上的背压,从而限制整体系统吞吐量。
要解决此问题,将写入响应 FIFO 的深度从 16 提高到 32。这使 FIFO 计数器宽度提高了 1 位。但是,对该区域不会产生任何影响。
从 英特尔® Quartus® Prime Pro Edition Software 22.2 版开始修复此问题。