文章 ID: 000095001 内容类型: 错误讯息 上次审核日期: 2023 年 05 月 19 日

为什么在英特尔® Quartus® Prime 专业版软件版本 21.4 HBM2 中,当在 英特尔® Stratix® 10 MX HBM2 IP 中启用 AXI 后压时,写入吞吐量会降低?

环境

  • 英特尔® Quartus® Prime 设计软件
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    AXI 背压模式下写响应路径的低写入性能原因是当启用 AXI 背压时,无法实现理想的写入吞吐量数字。

    在这种模式下,软逻辑读取响应 FIFO 便是实例化的,但是当前难以承受写入响应的突发,导致英特尔® Stratix®10 MX/NX FPGA有高带宽内存 (HBM2) IP 的背压。此背压功能在 HBMC 内部可导致写入命令通道上的背压,从而限制整体系统吞吐量。

    要解决此问题,将写入响应 FIFO 的深度从 16 提高到 32。这使 FIFO 计数器宽度提高了 1 位。但是,对该区域不会产生任何影响。

    解决方法

    从 英特尔® Quartus® Prime Pro Edition Software 22.2 版开始修复此问题。

    相关产品

    本文适用于 1 产品

    英特尔® Stratix® 10 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。