文章 ID: 000094002 内容类型: 故障排除 上次审核日期: 2023 年 12 月 11 日

为什么时钟视频接口上具有固定速率链路 (FRL) 和最小化过渡差分信号 (TMDS) 模式的 F-Tile HDMI 英特尔® FPGA IP设计示例无法正常工作?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • HDMI*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime Pro Edition 软件版本 22.4 中存在一个问题,对 SystemPLL IP 的更改导致 rx_tmds_clk 无法切换/保持在较低水平。

    如果此时钟无法正常工作,最小化转换差分信号 (TMDS) 模式将无法工作。

    解决方法

    对于英特尔® Quartus® Prime Pro Edition 软件版本 22.4,可提供修补程序来修复此问题。

    通过以下链接下载安装 0.04 补丁

    此问题计划在 英特尔® Quartus® Prime 专业版软件的未来版本中修复。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ F 系列 FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。