文章 ID: 000093579 内容类型: 故障排除 上次审核日期: 2023 年 10 月 17 日

为何在编译 F-Tile PMA/FEC Direct PHY 英特尔® FPGA IP 的设计示例时会看到错误?

环境

  • 英特尔® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    说明

    由于英特尔® Quartus® Prime Pro Edition 软件版本 22.4 存在一个问题,在生成设计示例时,将主板类型更改为“ 英特尔 Agilex® FPGA I 系列收发器 SoC 开发套件” 将自动挑选 AGIB027R31B1E2VR0 作为设备 OPN,从而导致编译 错误:“属性 'user.bb_f_ux_rx[0].bb.vsr_mode':BCM 'ip_config_ux_rx 内的属性名称无效”。

    解决方法

    按照以下步骤在 英特尔® Quartus® Prime 专业版软件版本 22.4 中解决此问题。

    对于模拟测试:

    1. 生成示例设计之前,“设备”选项卡下使用 AGIB027R31B1E2V 作为 OPN
    2. 生成示例设计时,请在“选择电路板”下选择 “无”
    3. 生成示例设计

    对于硬件测试:

    1. 生成示例设计之前,“设备”选项卡下使用 AGIB027R31B1E2V 作为 OPN
    2. 生成示例设计时,请在“选择电路板”下选择“无”
    3. 生成 示例设计
    4. 编译设计之前,从 Prime Pro Edition 软件版本 22.3 中复制所有 QSF 设置英特尔® Quartus®并在生成的 QSF对其进行更新
    5. 默认情况下未在开始编译之前选中“勾选汇编程序”。

    此问题计划在 英特尔® Quartus® Prime 专业版软件的未来版本中修复。

    相关产品

    本文适用于 1 产品

    英特尔® Agilex™ FPGA 和 SoC FPGA

    本页面上的内容是原始英文内容的人工翻译与计算机翻译的组合。我们提供此内容是为了您的便利并且仅供参考,未必完整或准确。如果本页面的英文版与翻译版之间存在任何冲突,应以英文版为准。 查看此页面的英语版本。